用于PLL的带隙基准电压源设计

2017-04-01 16:50徐兰余泞江
数字技术与应用 2016年10期

徐兰++余泞江

摘要:本文基于SMIC 0.18μm标准CMOS混合工艺设计了一种适用于锁相环的高阶温度补偿带隙基准电压源,并进行了仿真验证。仿真结果显示,电源电压采用1.8V,在-50℃~125℃的温度范围内,带隙基準电压源获得了3.17ppm/℃的温度系数。将本文所设计的高阶带隙基准电压源应用到PLL系统中,能够很好的满足应用的要求。

关键词:高阶温度补偿 PLL 带隙基准

中图分类号:TN402 文献标识码:A 文章编号:1007-9416(2016)10-0166-01

1 引言

随着航空航天事业的飞速发展,锁相环(Phase Locked Loop, PLL)在片上时钟系统、频率综合器、无线接收机以及发射机中广泛应用,是航天电子系统的关键部件。而带隙基准电压源是PLL的基本单元,为PLL提供精准的电压源[1],尤其在电荷泵电路(Charge Pump, CP)中起着关键作用,其性能特性直接影响着PLL系统的性能特性,进而影响航天电子系统的性能特性,因而有必要对带隙基准电压源进行分析研究。基于此,本文设计了一种适用于PLL的带隙基准电路[2-3]。

2 电路分析与设计

带隙基准的基本原理是将正温度系数电压与负温度系数电压以适当的比例加权,获得零温度系数的电压。

本文所设计的带隙基准电压源如图1所示,主要包括启动电路和带隙核心电路。其中,启动电路由MOS管MS1~MS6组成;带隙核心电路由三个相同的放大器A1~A3、MOS晶体管M1~M10、电阻R1~R6、双极型三极管Q1~Q2组成。其中,Q2发射极面积为Q1的N倍,M9宽长比是M8的G倍, 晶体管M1~M5管子尺寸完全相同,因此I1=I2=I4,I3=I5,这里,I1~I5分别是晶体管M1~M5管的漏极电流。则图1所示电路的带隙基准电压Vref为

其中,为M8与M9的栅源电压差,其在文献[1]中详细定义;为热电压。

3 仿真结果

为验证所设计的电路,在电源电压为1.8V条件下,本文采用SMIC 0.18μm标准CMOS混合工艺对所设计的带隙基准电路进行了仿真验证。图2为带隙基准的温度仿真曲线,仿真结果显示,电路获得了862mV的参考电压;当温度从-50℃变化到125℃时,电路的温度系数为3.17ppm/℃。

4 结语

本文设计了一种适用于PLL的高阶温度补偿带隙基准电路,并利用Cadence对电路进行仿真验证。仿真结果显示,高阶带隙基准电路获得了较好的性能,能够满足PLL应用的要求。

参考文献

[1]Bill Ma, Fengqi Yu. A novel 1.2-V 4.5-ppm/℃ curvature-compensated CMOS bandgap reference[J], IEEE Transactions on Circuits and Systems-I:regular papers, 2014, 61(4): 1026-1035.

[2]Charalambos M A, Savvas Koudounas, Julius Georgiou.A novel wide-temperature-range, 3.9 ppm/℃ CMOS bandgap Reference Circuit. IEEE Journal of Solid-state Circuits, 2012, 47(2): 574-581.

[3]K.N.Leung, P. K.T.Mok. A CMOS voltage reference based on weighted ΔVGS for CMOS low-dropout linear regulators. IEEE Journal of Solid-state Circuits, 2003,38(1):146-150.

收稿日期:2016-08-24

作者简介:徐兰(1993—),女,湖北天门人,研究生在读,主要研究方向是CMOS模拟集成电路设计。