寄存器

  • RISC-V基础数学库性能优化
    序内,如果有将寄存器的值写入栈空间的操作,在该段程序的结束位置,就会有将该寄存器的值从栈中取出的操作,即中间汇编程序段使用了该寄存器,而使用结束之后又还原了该寄存器值。将需要入栈和出栈的寄存器称为辅助寄存器。上述访存指令是为了保证RISC-V函数上下文寄存器依赖关系的正确性,在使用辅助寄存器之前和之后将其原来的值入栈和出栈,可以保存和恢复寄存器现场。通过这种方式实现寄存器的再利用,导致寄存器的利用率不高。而且,由于对内存进行读写比对寄存器进行读写速度上要慢

    计算机工程与科学 2023年9期2023-09-18

  • 基于遗传算法的抗网表逆向攻击逻辑混淆方法
    。通过分析网表寄存器的拓扑连接关系与扇入扇出逻辑相似性,基于门级网表的逆向技术可以恢复寄存器传输级(Register-Transition Level, RTL)的词级Reg型变量与变量间运算函数。文献[10,11]通过分析寄存器连接与功能匹配度,实现数据通路词级结构的提取。文献[12,13]基于位片识别与聚合,以及寄存器结构匹配等方式,从非结构化网表中提取移位寄存器、计数器、RAM、加法器等关键组件。文献[14-16]基于寄存器输入结构的相似度区分状态寄

    电子与信息学报 2023年1期2023-02-18

  • 基于FPGA的RS422总线超额发送方法
    控制器软核配置寄存器地址,CPU通过对寄存器进行配置,可以实现与不同类型的422进行通信[2]。串口控制器软核控制寄存器的定义如表1所示。表1 串口控制器软核控制寄存器定义其中,接收缓冲寄存器用于保存刚收到的数据,发送保持寄存器用于保存将要发送的数据。波特率发生器是一个16位的计数器,用于生成发送器的传输数据速率,可通过分频因子寄存器(DLM&DLL)对其进行编程设置,DLL分频因子寄存器用于设置分频因子的低8位,DLM分频因子寄存器用于设置分频因子的高8

    山西电子技术 2022年5期2022-10-31

  • 三模冗余对SRAM型FPGA寄存器上电状态的影响分析
    非门、RAM、寄存器等基本逻辑单元组成的逻辑连接网表,以这些基本逻辑单元或基本逻辑单元的组合为模块按照三模冗余要求设置部件为相应的类型。每个部件可选择Don’t touch、Coverage、Standard、Custom四种类型。同时,工具支持选择XTMR实现属性。第3步:实现三模冗余。工具按照属性设置和三模类型实现自动三模。第4步:输出实现文件。在未设置属性时,TMRTool工具按照默认属性设置实现三模冗余,但不同的处理属性设置导致TMRTool对网表

    空间电子技术 2022年5期2022-10-25

  • 基于UVM 的Wishbone-SPI 验证平台设计
    ,OVM)没有寄存器的解决方案,可以根据验证需求,快速地搭建工程[2-3]。串行外设接口SPI(Serial Peripheral Interface) 是由Motorola 公司定义一种单主机多从机全双工的模式通信,协议标准下由主入从出数据线(Master Input Slave Output,MISO)、主出从输入数据线(Master Output Slave Input,MOSI)、串行时钟信号线(Serial Clock,SCK)和从机选择信号线(

    电子技术应用 2022年6期2022-07-22

  • 基于FPGA 的参数可调多功能移位寄存器设计与实现
    字系统中,移位寄存器是常用的重要器件之一。除了作为移位寄存器外,还可用它来组成脉冲发生器、数据转换器、计数器和累加器等[1]。在数字电子电路设计过程中,固定参数的移位寄存器在使用上受到了一定限制,对参数可调的需求越来越高。FPGA 器件是专用集成电路中的1 种半定制电路,能有效地解决原有器件门电路数较少的问题,可重复编程,且在数字电路设计领域中应用广泛[2]。本文设计了基于FPGA 的参数可调的多功能移位寄存器,实现多参数多种移位方式的移位功能。1 系统电

    无线互联科技 2022年7期2022-06-23

  • Cooley-Tukey FFT 算法高性能实现与优化研究
    汇编实现复杂、寄存器不够用等问题。本文针对这些问题,研究FFT 算法在不同架构CPU 上的高性能实现方法,突破以上问题导致的性能瓶颈,从而实现了一个高性能FFT 算法库。在本文的研究中,FFT 算法的实现和优化主要从如下三方面进行:(1)蝶形网络重构,优化不同基特别是一些大的基,降低蝶形网络级数,减少访存提升蝶形网络性能;(2)利用DFT 矩阵性质,提取蝶形计算公共项,将大基蝶形计算化到最简;(3)蝶形计算汇编实现,汇编SIMD(single instru

    计算机与生活 2022年6期2022-06-17

  • STM32和51单片机寄存器映射原理异同分析
    低性能单片机的寄存器映射原理相对简单,很多单片机开发者都能理解,但是他们对32位高性能单片机的寄存器映射原理往往理解不足,该文以这2种单片机的2种典型型号为例,即8位低性能单片机中的8051单片机,32位高性能单片机中的STM32F103单片机,将这2种单片机的寄存器映射原理进行对比分析,笔者认为这种比较式的阐述能帮助单片机开发者更好地理解32位高性能单片机的寄存器映射原理。正确理解寄存器映射的原理对于开发者进行STM32单片机后续内容的学习有极大的帮助。

    有色金属设计 2022年4期2022-02-04

  • 基于SWD协议的ISP技术研究与应用*
    。SWD中DP寄存器组成见表2,其中ID标识寄存器用于验证SWD操作时序,获取ARM调试接口信息等,低12位固定为0×477,主要构成如图4所示。表2 SW-DP寄存器SELECT寄存器控制AP选择特定的地址,其最低位为CTRLSEL,其组成见图5。[31:24]位APSEL值确定当前AP地址的高8 bit;每个AP具有 16个 Bank,[7:4]位 APBANKSEL值(0-F) 用来选择当前AP的Bank号;每个Bank有4个32 bit寄存器,由数

    通信技术 2021年7期2021-08-06

  • 循环码编解码电路分析与实现
    ,得出基于移位寄存器的循环码编解码电路的设计方法。1 编码器(7,3)循环码生成多项式如式(1)所示。信息多项式m(x)、生成多项式g(x)、监督多项式(余数多项式)r(x)满足式(2)。其中Qx是商多项式。以m(x)=x2+ 1即输入信息位101为例列竖式计算余数r(x)的过程如式(3)所示。编码器仿真电路图如图1所示。由移位寄存器实现。4位循环移位寄存器,输入编码信号101,附加4位监督位0000,故输入信号设为1010000。3个时钟周期输入的3位信

    电子制作 2021年3期2021-06-16

  • 简述热电偶的测温原理及XTR108芯片原理
    TR108内部寄存器需要的参数。具体的XTR108芯片[4]内部结构如图1所示。图1 XTR108内部结构图2.2 模拟信号处理部分1) 输入/输出复用管脚我从小就喜欢读书,或许是受爸爸妈妈的影响吧。现在的我,已经阅读了大量的书,这开阔了我的眼界,使我增长了见识,提高了我的语言表达能力。在我阅读的日子里,还发生过许许多多有趣的事情呢!XTR108[5]共有6个模拟信号输入/输出复用管脚。Iret输出和PGA输入可以分别连接到任何一个V/I管脚处,若输入电压

    山西电子技术 2021年2期2021-04-28

  • Information for Authors
    2芯片通过配置寄存器等内部资源产生SPWM波形,在CCSv5软件上运用C语言编写程序配置寄存器及三相异步电动机控制算法,并对该硬件设计的可靠性进行测试。f.MethodsAuthors can just reference without providing details if the methods they used have been documented in the published literature.New methods or met

    亚洲社会药学杂志 2020年1期2020-12-16

  • STM32的输入/输出端口课堂教学方法探讨
    动器、输入数据寄存器和输出数据寄存器等构成,如图1所示。STM32F103ZET6具有112个这样的 I/O端口电路。保护电路中的两个保护二极管,防止I/O引脚输入过高、过低的电压,烧毁芯片。因此I/O端口不能直接外接大功率器件。输入驱动器(Inputdriver)由TTL施密特触发器构成,相当于一个开关,把I/O端口的电平状态通过触发器送入输入数据寄存器。输出驱动器(Output driver)由选择器、输出控制、含有PMOS管和N-MOS管的推挽结构电

    科教导刊·电子版 2020年30期2020-11-25

  • 基于OCS流量计监控装置的研究与实现
    %SR047 寄存器(RTC_DATE)和%SR044 寄存器(RTC_SEC)。Alarm Object Proprieties 告警控件可以实现所设置事件的告警信息。流量计的测量介质为水蒸汽,仪表显示的参数有瞬时流量值(t/h)、累积流量值(T),温度值(℃),干度值(%)和压力值(MPa)。%R00101 寄存器显示瞬时流量值,%R00103 寄存器显示累积流量值,流量计上限告警用H 表示对应Q2,下限告警用L 表示对应Q1,当流量计出现通信故障时显

    仪器仪表用户 2020年7期2020-07-01

  • Lite寄存器模型的设计与实现
    ,同时引入更多寄存器,通用片上系统(System-on-Chip,SoC)芯片面临的情况尤为突出[1]。SoC芯片拥有数量庞大的各类寄存器寄存器验证已成为SoC芯片研发过程中的重要验证项。根据SoC芯片分层验证理念[2-3],模块级的设计规模小、功能简单、激励构造相对容易,但模块数量较多[4];子系统级的设计规模适中、功能相对独立、接口清晰,而验证的完备性却是最大的挑战[5];系统级的设计规模庞大,功能复杂,对仿真资源的需求比较大[6]。无论在模块级、子

    计算机应用 2020年5期2020-06-07

  • 常用电子测速法在某数字信号处理器中的应用*
    定时/计数器寄存器主要功能介绍定时/计数寄存器(TMRCNTR)是16 位寄存器。其中,计数捕获寄存器(TMRCAP)是16 位寄存器,该寄存器存储从计数器捕获的值;定时重装载寄存器(TMRLOAD)是16 位寄存器,用来装载计数器的值;定时控制寄存器(TMRCTRL)是16 位寄存器,其中的位15~13是计数模式控制位(CM);计数状态/控制寄存器(TMRSCR)是16 位寄存器,位13 是计数器溢出标志位(TOF),位12 是计数器溢出中断使能位(T

    汽车工程师 2019年7期2019-08-12

  • 74HC595对单片机IO口的扩展及应用
    生产的通用位移寄存器芯片,它可以实现8位串行输入输出或者并行输出,操作方便简单,可以很容易的完成对单片机IO口的扩展。[1]本文主要是介绍用74HC595芯片来扩展IO口详细原理,并利用此方法进行实验,实现流水灯效果。关键词:单片机;74HC595;扩展IO口;流水灯上世纪70年代到80年代期间,单片机凭借着它体积小,低功耗,性价比高的优势,被越来越多的人所使用,并被广泛运用于各个领域。但随着科技不断地进步与发展,我們对于单片机的应用更加广泛,我们也慢慢发

    科技风 2019年13期2019-06-11

  • 基于FPGA和EMIFA的SPI控制器系统设计
    现了接口模块、寄存器读写模块以及多路SPI模块。DSP芯片通过其异步存储器访问接口EMIFA(External Memory Interface A)可以访问FPGA内的寄存器,与FPGA进行通信[6],从而实现与多路SPI接口外设芯片的通信。采用DSP的EMIFA接口,结合硬件可重置的FPGA,极大地增强了系统的接口扩展能力,系统不仅能扩展多路SPI接口,还能扩展其它通信接口,如UART、CAN[7-8]等。针对所设计的系统,在ModelSim环境下进行

    计算机测量与控制 2019年5期2019-05-27

  • 二进制翻译中动静结合的寄存器分配优化方法
    序列,其中包含寄存器分配过程.寄存器分配无论是在高性能应用程序编译,还是在高性能程序翻译,又或者在充分利用高性能处理器的目标上,都有着重要的研究意义,好的寄存器分配方式可以有效提高程序执行效率.寄存器分配的目的是尽可能地将程序中的值保存在寄存器中,从而最大限度地减少访存次数,提高程序的执行效率,寄存器分配优化的重点在如何处理寄存器溢出问题.不同于传统编译器中的寄存器分配,二进制翻译中寄存器分配的实质更像是寄存器映射,需要重点考虑源平台寄存器使用情况.目前常

    计算机研究与发展 2019年4期2019-04-18

  • 单片机的中断现场保护
    序中要占用一些寄存器进行运算,而在主程序中这些寄存器也是很重要的,为了二者互不干扰,所以在进入中断服务程序时就要保存寄存器的数值,以便在从中断返回后继续正常的往下执行,这种保存寄存器数值的过程就是现场保护。2 中断现场保护要求在单片机运行程序时,一般要用到多个寄存器,特别是累加器、状态寄存器等等,中断服务程序是属于一种处理突发性事件的程序,在正常运行程序任意时刻都可以插入进来的程序。所以,在进入中断程序时,可能累加器保存着数据,这时中断程序也要用累加器,如

    电子技术与软件工程 2018年8期2018-12-25

  • 基于慕课的“微型计算机原理与接口技术”教学模式
    解,特别是各类寄存器的使用及对芯片编程。针对本门课程的内容和特点,在分析目前课堂教学的现状的基础上,提出基于慕课的教学模式,以提升学生的自主学习的能力。教学实践表明,所提出的慕课教学模式能较大地提升该课程的教学效果。关键词: 慕课教学; 自主学习; 计算机接口技术; 寄存器中图分类号:G642 文献标志码:A 文章编号:1006-8228(2018)08-94-03A MOOC based teaching mode of microcomputer pr

    计算机时代 2018年8期2018-10-17

  • 飞思卡尔单片机脉宽调制模块用法研究
    度调制模块相关寄存器的功能,并深入探讨脉宽调制模块的调制方法,此外,也设计了适用于直流电机驱动的程序,并在此基础上进行了详细讲解,以便更为直观的了解并熟练地使用飞思卡尔单片机的脉冲宽度调制模块。关键词:脉冲宽度调制模块;寄存器;单片机中图分类号:TM571.6 文献标志码:A 文章编号:2095-2945(2018)23-0035-02Abstract: By studying the pulse width modulation module PWM o

    科技创新与应用 2018年23期2018-09-13

  • 基于FPGA的LFSR结构伪随机数发生器的实现*
    由线性反馈移位寄存器[2]所构成的伪随机数发生器是扩频通信系统中的核心。线性反馈移位寄存器是一种十分有用的时序逻辑结构,其结构简单、速度快,它被广泛应用于可编程分频器、信道编码、CRC(Cyclic Redundancy Check)校验码生成、密码算法实现等多个方面[3-4]。本文基于FPGA(Field Programmable Gate Array)实现用N级线性反馈移位寄存器(Linear Feedback Shift Register, LFSR

    数字技术与应用 2018年3期2018-06-14

  • PLC保存型寄存器数量不足问题的探讨
    的情况是保持型寄存器不够用,而非保存型的寄存器资源十分宽裕。随着工艺的改进,此情况有越来越严重的趋势。现有这样的设备多于40台,如果每台都换新的PLC成本会增加很多,况且整个工艺改进涉及到地方很少,花大成本只是为了这小小的改进,显然很不划算。本文介绍的方法就是在此背景下提出,其最直接目的是解决老PLC数据寄存器资源缺乏的问题,满足功能的前提下为企业节约成本,而且修改工艺周期较其他方法快、成功率较高。通过此方法举一反三可以延伸到其他类似情况,既扩大解决问题的

    电子测试 2018年7期2018-05-16

  • 移位寄存器及算术运算应用
    梁伟寄存器被广泛应用于数字电路和计算机中,是由具有存储功能的触发器构成的,移位寄存器在移位脉冲作用下依次逐位右移或左移,通过proteus模拟软件进行直观分析移位寄存器移位功能,移位功能可应用于CPU内部寄存器进行算术运算。【关键词】移位寄存器 CPU算术运算1 移位寄存器寄存器被广泛应用于数字电路和计算机中,是由具有存储功能的触发器构成的。移位寄存器具有代码寄存和移位两个功能,在移位脉冲的作用下,数码如向左移一位,则称为左移,反之称为右移。移位寄存器具有

    电子技术与软件工程 2018年1期2018-03-22

  • Matching mechanism analysis on an adaptive cycle engine
    Zheng Junchao,Chen Min,Tang HailongSchool of Energy and Power Engineering,Beihang University,Beijing 100083,ChinaMatching mechanism analysis on an adaptive cycle engineZheng Junchao,Chen Min,Tang Hailong*School of Energy and Power

    CHINESE JOURNAL OF AERONAUTICS 2017年2期2017-11-20

  • Matching mechanism analysis on an adaptive cycle engine
    参数进行存储,寄存器用于流水线中的数据缓存,通过表1可以看出本文提出的算法占用硬件资源极少,有效地节约了硬件成本。When both the second and third bypasses are open at Mode M3,the power-balance equation of the LP rotor and the flow compatibility equation of the CDFS at Mode M1 change as s

    CHINESE JOURNAL OF AERONAUTICS 2017年2期2017-11-20

  • 分簇结构向量寄存器分配策略研究*
    )分簇结构向量寄存器分配策略研究*王向前,王昊(中国电子科技集团公司 第三十八研究所,合肥 230088)通过分簇结构实现向量化执行是一种高效而灵活的体系结构选择。在编译中间表示里,向量指令与标量指令交叠出现。分簇结构向量化实现的特殊方式给传统的寄存器分配框架带来了挑战。针对该问题,本文从向量指令的表示形式、Callee/Caller寄存器划分、向量寄存器分配等进行研究,并给出全局与局部向量寄存器的分配方法。分簇结构;向量寄存器分配;Callee/Call

    单片机与嵌入式系统应用 2017年7期2017-07-31

  • 数字电路环境下汽车控制电路信号设计
    能的关键点。将寄存器和计数器结合在一起实现该电路。关键词 寄存器 译码器 计数器 模 波形中图分类号:TN79 文献标识码:A1设计要求汽车在夜间行驶过程中,其尾灯变化规律如下:(1)正常行驶时,车后6个尾灯全部点亮;(2)左转弯时,左边3个灯依次从右向左循环闪动,右边3个灯熄灭;(3)右转弯时,右边3个灯依次从左向右循环闪动,左边3个灯熄灭;(4)当车辆停车时,6个灯一明一暗同时闪动。2分析此电路的设计需要用到译码器74138,计数器74192,移位寄存

    科教导刊·电子版 2016年36期2017-04-22

  • UART测试技术研究*
    模块和多个内部寄存器,并且A、B两个端口可以独立控制,其内部结构如图1所示。其引脚除“XTAL1”、“XTAL2”、“A0”、“A1”、“A2”、“IOW”、“IOR”、“RESET”外,A、B两个端口均有不同的引脚,例如“TXA”、“TXB”、“INTA”、“INTB”等[5]。图1 TL16C752B内部结构图2.2 控制和状态模块TL16C752B的控制和状态模块包含全局控制逻辑、DMA控制逻辑、寄存器控制逻辑、中断控制逻辑和Modem控制逻辑等,可

    计算机与数字工程 2017年3期2017-03-31

  • TMS320F28335与时钟芯片DS1302的串行通信
    1DS1302寄存器介绍DS1302的地址寄存器由8位组成,各个位的介绍略——编者注。本文考虑CLOCK功能,即相应的对应位为0;由于要进行写操作,则对应的最高位为1;而地址寄存器所要表示的地址是由A0~A4来决定的;最低位为读写位。DS1302的时钟寄存器中秒、分、时、日、月、周、年寄存器的设置略——编者注。地址的变化范围分别为00000~00111,其中涓流充电的寄存器地址为01000。在DS1302的地址中最高位和最低位已经确定。2.2DS1302通

    单片机与嵌入式系统应用 2016年3期2016-06-01

  • 数字调幅广播发射机调幅控制信号的编码与非编码
    关键词:编码;寄存器;二进制数;效率数字技术的控制中编码是一项应用最多的方式。而编码器又是编码程序中的核心部件。就拿哈里斯数字调幅广播发射机DX-100调幅过程来说。它的大台阶功率模块(简称大台阶模块)的控制信号就是将音频信号转换成的二进制数码经过编码后作为控制信号的。它的编码器是巧妙的使用了寄存器的特点。这个编码过程是否可以省去?也就是说大台阶模块的控制信号不用编码器给与编码,直接将音频信号转换来的二进制数作为控制信号去控制大台阶模块的开启能否达到同样的

    西部广播电视 2016年3期2016-05-24

  • 基于分类测试的ARM芯片寄存器安全分析技术
    试的ARM芯片寄存器安全分析技术杨世德, 梁光明, 佘凯(国防科学技术大学电子科学与工程学院湖南长沙410000)随着无线通信和互联网等技术的迅猛发展,嵌入式系统面临的安全问题与日俱增。传统的嵌入式系统安全分析主要针对嵌入式操作系统和软件,少有研究涉及嵌入式系统硬件本身的安全隐愚。本文以S3C2440芯片为研究对象,通过分析ARM芯片硬件运行机制,构建基于测试的ARM芯片寄存器安全分析模型,并对ARM芯片安全隐愚进行等级划分。测试用例;融合树;漏洞挖掘0

    信息安全与通信保密 2015年10期2015-11-01

  • 4位RGBLED彩灯控制器PCA9633的应用*
    A9633芯片寄存器功能描述[2]PCA9633对RGB LED灯的控制(亮度,明暗、闪烁,灯的整体控制),是通过设置其相关的寄存器完成的,下面介绍其有关寄存器的功能与设置方法。1.3.1 器件地址PCA9633是4位I2C总线的LED驱动器,与主机通信遵循I2C协议的格式,主机先发出启动信号,随后发出从机(PCA9633)的地址,封装为 16脚的 PCA9633,有7个地址引脚分别为 A0~A6,从机地址最多有 27,即 128个,在这128个地址中,其

    网络安全与数据管理 2015年7期2015-09-21

  • 基于ARM嵌入式系统底层漏洞挖掘技术研究
    内核模块; 寄存器; 挖掘技术中图分类号: TN710?34 文献标识码: A 文章编号: 1004?373X(2015)18?0057?03Abstract: As the attacks on the embedded systems occurs continually, more attention is paid to the safety index in the process of the embedded system design.

    现代电子技术 2015年18期2015-09-16

  • BWDSP SIMD编译的寄存器分配优化技术研究※
    SIMD编译的寄存器分配优化技术研究※王昊,王向前(中国电子科技集团公司第三十八研究所,合肥230088)BWDSP是一款自主设计的国产VLIW(超长指令字)数字信号处理器,支持SIMD技术,其SIMD指令可以在4个宏上同时执行4个32位计算,对寄存器使用有特殊规则,Open64编译器的寄存器分配策略并不适用于这种规则。本文对BWDSP SIMD指令的寄存器分配优化技术进行了研究,并在BWDSP的编译器OCC上得以实现。DSP;SIMD;寄存器分配引言BW

    单片机与嵌入式系统应用 2015年4期2015-08-15

  • 基于FPGA的ADC自检系统
    阵列;SPI;寄存器0 引言随着通信、计算机等技术的飞速发展和普及,数据采集系统迅速得以应用。ADC转换器是采集通道的核心,也是影响数据采集系统速率和精度的重要因素。所以对ADC内核性能的测试[1-3]就显得尤为重要。目前有很多介绍内置自测系统的著作[4-5],但还没有详细地论述ADC内置自测功能使用方法的文献。因此本文以监测接收机的模数转换器AD9265为背景,提出了基于ADC芯片内置自测功能的ADC自检系统,此检测系统适用于所有具有BIST功能的ADC

    仪表技术与传感器 2015年2期2015-06-07

  • 基于SPARC的实时系统寄存器窗口溢出时间分析*
    ,由于其采用了寄存器窗口机制,随时出现的窗口上下溢陷阱处理引起的时间开销对任务程序的最差执行时间(WCET,Worst Case Execution Time)[3]有显著影响,这对于验证系统的实时性约束造成困难。WCET主要用来验证硬实时系统中实现任务的软件能否在给定的时间内或给定的时间点之前执行完毕,多数调度算法和可调度性分析算法都需要已知任务的最差执行时间[4]。对于提高嵌入式实时系统软件的可靠性来说,WCET有着非常重要的作用。文献[5]分析了一个

    航天控制 2015年6期2015-03-10

  • KeyStone多核DSP中断系统原理及实现
    INTC从状态寄存器获取系统事件状态信息,通过状态信息去判断系统事件是否在处于使能状态。状态寄存器中的每个比特位是独立的,当状态寄存器的状态位被置位时,使能相应的系统事件;当状态寄存器被清除,其对应的系统事件状态被清除。步骤3:信道映射INTC把已使能的系统事件映射到内部通道,如图3所示。当多个系统事件被映射到相同的信道时,通过逻辑组合的方式将多个系统事件映射为多个或者一个主机事件,或操作将多个系统事件进行组合在一起。步骤4:主机事件映射主机事件映射是固定

    电子世界 2015年13期2015-02-05

  • 一种通用从机同步串行接口电路的设计
    此传感器中内部寄存器数据为16 bit。此传感器中有5个寄存器,分别为物体电压寄存器、本地温度寄存器、配置寄存器、制造商ID寄存器、器件ID寄存器,其中物体电压寄存器、本地温度寄存器、制造商ID寄存器、器件ID寄存器为只读寄存器,配置寄存器的高八位为可读写部分,低八位为只读部分。通用从机同步串行接口电路引脚如图1所示。其中CS为从机片选信号,A1、A0为从机地址选择端口,SCL为串行时钟线,SDA为串行数据线。图1 通用从机同步串行接口电路引脚1.1.1

    电视技术 2014年7期2014-11-20

  • 基于Nios II的SPI接口实现
    路径32位通用寄存器和32个外部中断源;使用同样的指令集架构(ISA),100%二进制代码兼容,可以根据系统需求的变化更改CPU,选择满足性能和成本的最佳方案[1,2]。2.2 AD9517-1ABCPZAD9517-1ABCPZ是Analog Device公司生产的时钟发生器,其工作电压+3.3 V,最大输入频率2 400 MHz,最大输出频率2 650 MHz,输出时钟为TTL电平或LVPEL电平[3]。2.3 SPI总线SPI总线系统是一种同步串行外

    计算机与网络 2014年11期2014-08-30

  • 基于C8051F500的SPI接口研究
    R时钟速率控制寄存器、SPI0CFG配置寄存器、SPI0CN控制寄存器、SPI0DAT数据寄存器、Shift Register移位寄存器的结构和功能进行了详细介绍,并深入研究了SPI接口的通信过程。通过仿真,验证了主机与从机之间的数据传输以及各个寄存器的功能。SPI接口;配置寄存器;控制寄存器;数据寄存器;移位寄存器1 引 言SPI(Serial Perripheral Interface)串行外围设备接口,是Motorola公司推出的同步串行接口技术,是

    微处理机 2014年3期2014-08-07

  • 关于数字电子技术基础课程中寄存器教学的探讨
    技术基础课程中寄存器教学的探讨韩铮(赤峰学院 物理与电子信息工程学院,内蒙古 赤峰 024000)本文介绍可寄存一组二进制数码的逻辑部件-寄存器.从数码寄存器和移位寄存器这两个方面对寄存器进行介绍并列举器件实例进行说明.重点介绍由双向移位寄存器74LS194A组成的节日彩灯控制电路,通过彩灯亮灭演示74LS194A构成的电路,调动学生课堂积极性,提高学生的注意力,培养学生的学习兴趣.教学探讨;节日彩灯控制电路;寄存器高校教师在承担教学和科研的同时,更重要的

    赤峰学院学报·自然科学版 2014年19期2014-08-01

  • 基于Trace合并和寄存器分配的Dalvik优化
    race合并和寄存器分配的Dalvik优化余超君,李春强,尚云海,张培勇(浙江大学超大规模集成电路设计研究所,杭州310027)Dalvik虚拟机作为Android系统上运行所有应用程序的基础,其性能瓶颈一直制约着Android系统的用户体验。通过研究Android系统中的Dalvik架构,分析其解释器和JIT模块的工作原理,发现热Trace选择过程中短Trace编译损耗大以及即时编译过程中寄存器分配不合理的情况。结合Java虚拟机技术和编译器技术,在现有

    计算机工程 2014年10期2014-06-07

  • 基于S3C2440开发板实现LED灯点亮
    口都有端口控制寄存器GPnCON、端口数据寄存器GPnDAT、端口上拉寄存器GPnUP。端口控制寄存器用于定义每个引脚的功能;端口数据寄存器的每位数据都直接引到芯片外部,依据定义端口的功能供外部设备读或写;端口上拉寄存器用于控制每个端口组的上接电阻的允许/禁止。端口B控制寄存器GPBCON描述如表1所示。表1 GPBCON控制寄存器控制位状态表端口B数据寄存器GPBDAT是1个[10:0]位的寄存器,它的每一位用来分别存放GPBn的数据。当端口被配置成输入

    长江工程职业技术学院学报 2013年4期2013-11-05

  • PWM调制的设计与实现
    周期,一个比较寄存器保持着调制值,它不断地与定时器计数器的值进行比较,当两个值匹配时,在相应的输出上就会产生一个转换(从低到高或从高到低)。当两个值之间的的二个匹配产生或一个定时器周期结束时,相应的输出会产生另一个转换(从高到低或从低到高)。通过这种方法所产生的输出脉冲的开关时间就会与比较寄存器的值成比例。在没个定时器周期中,这种过程都会出现,但每次比较寄存器中的调制值是不同的,这样在相应的输出上就会产生一个PWM信号[2]。图1 PWM信号产生原理图Fi

    电子设计工程 2013年4期2013-09-25

  • 面向RS-485控制网络的Modbus协议扩展及应用
    当访问离散地址寄存器时需进行多次通信,通信效率较低。针对以上两点不足,分别对协议进行了“身份认证”与“读离散寄存器”功能扩展,并将扩展协议成功应用于基于RS-485的某太阳能发电控制网络。1 Modbus通信协议Modbus通信协议定义了与基础通信层无关的简单协议数据单元(protocol data unit,PDU)和由特定总线或网络引入的一些附加域的应用数据单元(application data unit,ADU)[8-9]。Modbus 串行链路AD

    自动化仪表 2013年4期2013-09-10

  • MDK软件不能模拟仿真STM32的问题解决方法
    行或触发,外设寄存器不能修改或观察。要解决上述问题,必须通过相应的设置和相关的操作,才能完成模拟仿真。1 模拟仿真的实现及PC和SP的自动装载在MDK 软件中,只有部分STM32芯片支持模拟仿真(如STM32F103),大部分芯片都不支持模拟仿真。主要的问题是,当进入调试界面后,R15 (PC)的值为0x00000000,不能进行调试操作(如单步、全速等)。要能对STM32进行模拟仿真,必须使PC的值不能为0。通过分析STM32 芯片的存储器结构可知,在存

    单片机与嵌入式系统应用 2013年10期2013-08-27

  • 基于CPLD的简易串行数字乘法器
    照移位时序送入寄存器,每次移位将对“被乘数”、“乘数”和“进位”计算,形成该位“乘积”和“进位”。随着数据的串行进入,逐位求积,当信号结束时,完成乘法运算。在每一次计算完成后,对乘数、被乘数和进位寄存器进行清零,准备下一次的乘法运算。3 基于CPLD 的乘法器的实现根据上述算法原理,设计16位乘法器[2],如图2所示。图2 16位乘法器电路图2 中,寄存器B 的Q0~Q15 的输出为QB0~QB15,寄存器A 的Q0~Q15 的输出为QA0~QA15,工作

    制导与引信 2013年4期2013-04-20

  • 基于存储资源迭代重用的低成本寄存器重命名方法
    27)0 引言寄存器重命名是超标量流水线中实现处理器内核指令动态调度的关键技术,解决了指令之间的反相关(WAR)和输出相关(WAW)问题[1]。随着超标量处理器指令级并行性的不断挖掘和流水线进一步加深,指令发射窗口进一步增大[2],停留在流水线中的“飞行”指令也随之增加,因此,必须增加物理寄存器的数量来完成指令的调度[3],然而寄存器资源的增大给处理器带来了寄存器的访问延迟、面积、功耗等一系列问题[4,5]。这些问题的存在使得通过简单地增加物理寄存器的资源

    传感器与微系统 2012年4期2012-12-07

  • AT89C51与中断有关的寄存器功能表解
    1与中断有关的寄存器功能表解孙福玉,曹万苍(赤峰学院,内蒙古 赤峰 024000)文章分析AT89C51与中断有关的五个特殊功能寄存器,中断允许控制寄存器IE,中断优先级设置寄存器IP,定时器控制寄存器TCON,串口控制寄存器SCON,计数器控制寄存器TMOD,给出了这五个寄存器功能与赋值说明的表解.寄存器;中断;定时器;串行口1 中断的概念CPU在处理某一事件A时,发生了另一事件B请求CPU迅速去处理(中断发生);CPU暂时中断当前的工作,转去处理事件B

    赤峰学院学报·自然科学版 2012年19期2012-10-14

  • 模数转换器AD7791及其应用
    1的特点、内部寄存器结构和外部接口;并且详细阐述AD7791与单片机A tmega64的接口技术。AD7791;A/D转换器;内部寄存器;单片机AD7791是美国AD公司推出的一种高分辨率24位模数转换器件,其灵活的串行接口使AD7791可以很方便地与微处理器或移位寄存器相连接。在将AD7791用于隔离系统时,光耦合数少。由于AD7791采用了和-差(∑-Δ)转换技术,使它不受噪声环境的影响,适用于宽动态范围、低频信号的测量。1 AD7791简介AD779

    河北省科学院学报 2011年2期2011-12-27

  • Lx5280模拟器移植设计及实施
    偶数开始的通用寄存器中。(2)Circular Buffers 存取操作指令(指令含”P”)LBP[.Cn]、 LBPU[.Cn]、LHP[.Cn]、 LHPU[.Cn]、 LWP[.Cn]、LTP[.Cn]、 SBP[.Cn]、SHP[.Cn]、 SWP[.Cn]、STP[.Cn](3)对新增寄存器操作指令MFRU、 MTRU 读 写 cbe[0-2]、cbs[0-2]、lpc0、lps0、lpe0、mmdMFRK、MTRK 读写Lexra-Cop0ke

    科技视界 2011年5期2011-08-22

  • 高速数模转换器AD9779/AD9788的应用
    驱动方式。但在寄存器的配置上,两者存在差异,这在后面会具体介绍。为了描述方便,如不特殊说明,下文中使用AD97××来统一表示 AD9779和 AD9788。1 AD97××的 SPI规范AD97××采用标准的4线SPI接口进行通信,当然也可以配置成3线SPI接口。一个寄存器的读写周期(或叫传输周期)包括两部分:指令部分和数据部分。指令部分是一个8 bit的字节,对应于8个时钟的上升沿,用来控制读写以及随后需要读写的数据字节数。D7为读/写标志位(其中读为高

    网络安全与数据管理 2011年24期2011-08-08

  • AVS逆扫描 反量化和反变换模块的硬件设计
    采用了乒乓缓存寄存器组来实现块之间流水线,提高了速度;采用寄存器组复用技术实现逆块扫描中寄存器组与反变换中的转置寄存器组的复用,节省了寄存器资源。1 硬件结构根据AVS解码标准,本文提出了一种高效简洁的逆扫描、反量化与反变换系统结构,该结构主要由四部分组成。反量化模块完成量化系数向变换系数的转变;逆扫描与寄存器组选择模块根据逆扫描表完成变换系数的存储;寄存器组用来存储变换系数及反变换中的转置数据;反变换模块将变换系数转换成残差样值,为后续的重构做好准备。硬

    电子技术应用 2011年8期2011-07-02

  • 一种可重构线性反馈移位寄存器设计
    言线性反馈移位寄存器是一种用于生成统计性能良好伪随机序列的方法[1-3]。在伪随机序列发生器设计中,由于不同应用采用的线性反馈移位寄存器在类型、长度和反馈抽头方面有较大区别[1],下面提出一种能够对线性反馈移位寄存器类型、长度和反馈抽头等进行配置的可重构线性反馈移位寄存器的设计方法。1 线性反馈移位寄存器类型和结构线性反馈移位寄存器按照反馈网络的结构分为Fibonacci型和 Galois型两种基本类型,其结构分别如图 1和图2所示。图1 Fibonacc

    通信技术 2010年8期2010-08-06

  • 无线突发通信信道估计及FPGA实现方法
    资源如下:1)寄存器组1,长度为N,用于存放矢量x及其移位。由于该矢量是实部与虚部相同的复数,x的每一项在寄存器中用 1 bit表示,1 代表 1+j,0 代表-1-j。2)寄存器组2,长度为L,其0~L-1号寄存器分别对应寄存器组 1中标号 0,N-1,…,N-L+1 号寄存器,在寄存器组1循环左移后依次表示矩阵A的各行。3)寄存器组3,长度为 L,用于存放z=AHy的计算结果。4)寄存器4,用于存放标量a。5)寄存器5,用于存放矢量q的计算结果。在FP

    电视技术 2010年1期2010-06-25

  • ARM与射频芯片TRF796x的SPI通信研究
    、8位发送移位寄存器、8位接收移位寄存器、控制逻辑等。其与SPI接口相关的寄存器包括控制寄存器(SPCONn)、状态寄存器(SPSTAn)、引脚控制寄存器(SPPINn)、预分频寄存器(SPPREn)、发送数据寄存器(SPTDATn)、接收数据寄存器(SPRDATn,n=0,1)。其SPI接口共有4根信号线,分别是从设备选择线(SS)、时钟线(SCK)、串行输出数据线(MOSI)、串行输入数据线(MISO)。当S3C2440A作为M aster时,SS信号

    单片机与嵌入式系统应用 2010年11期2010-03-20

  • 问题牵引的汇编语言教学实践
    词:汇编语言;寄存器;思维能力;建构主义中图分类号:G642文献标识码:B1引言没有问题就是最大的问题。没有问题的安逸如同没有引爆的地雷一样危险。在满堂灌输、不与学生交流和沟通的教学模式下,学生只是被动的接收知识,其发现问题的能力、提出问题的勇气、解决问题的追求、寻根问底的态度在悄无声息的受到摧残。久而久之,学生成为了一个无所思无所想的机械,失去了思维的活力、想象的活力、创造的活力。问题的提出是解决问题的开始。围绕某一知识点提出一系列的问题,在师生互动中解

    计算机教育 2009年18期2009-12-11