基于CPLD的RS-232串口通信实现

2011-05-21 00:41刘浩淼卞树檀朱守保
电子设计工程 2011年12期
关键词:波特率状态机PC机

刘浩淼,卞树檀,朱守保

(第二炮兵工程学院 陕西 西安 710025)

CPLD(Complex Programable Logic Device)是一种复杂的用户可编程逻辑器件。采用连续连接结构,延时可预测,从而使电路仿真更加准确。CPLD是标准的大规模集成电路产品,可用于各种数字逻辑系统的设计。开发工具Quartus II、ISE等功能强大,编程语言灵活多样,使设计开发缩短了周期。

随着嵌入式的发展,对数据的传输和人机交互通信的要求越来越高。而串口通信因其资源消耗少、技术成熟而被广泛应用。系统中上位机与嵌入式芯片之间的交互通信可以通过专用集成芯片作为外设RS-232异步串行接口,如TI、EXAR、EPIC公司的550、452等系列UART集成电路,或在拥有Nios系统的FPGA上可以方便地嵌入UART模块。但是在设计中用户会提出自己的要求,如:数据加密或只使用UART部分功能等,即要求更灵活的UART。而且有时CPLD资源剩余,出于成本考虑也会要求设计一种模拟的UART。对于上述的两种情况,就可以在CPLD其丰富的资源上制作一款UART,实现PC机与嵌入式系统之间的数据交换。

1 串口通信协议

1.1 UART简介

通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)[1]。 异步通信的特点:不要求收发双方时钟的严格一致,实现容易,设备开销较小。具有相关工业标准提供的标准的接口电平规范等优点,在工业控制领域被广泛采用。

异步通信一帧字符信息由4部分组成:起始位、数据位、奇偶校验位和停止位。

本设计基于RS-232的数据帧结构,设置数据帧结构如图1所示:1 bit起始位,8 bit数据位,1 bit停止位,无校验位。每帧实质上传送1 Byte数据。

图1 帧格式Fig.1 Frame format

1.2 自定义数据包格式

多个上文所描述的帧就可以组成一个数据包。串口通信是在RS-232数据帧结构的基础上定义的,传输以数据包为单位进行。包结构如图2所示。

图2 数据包格式Fig.2 Packet format

本文采用和校验的结构,一个数据包包含15 Byte。其中第1个字节是数据包头即握手字符。第2字节为控制字符,EE代表写命令,DD代表读命令。第3至第14为可利用数据。第15字节作为校验字符,理论上应等于这个数据包中数据字符串之和的后8 bit。

2 设计方案

2.1 UART 的设计结构

笔者设计采用模块化设计[2-5],方案的UART主要由逻辑控制模块、波特率发生模块、发送模块和接收模块等组成。波特率发生模块可以建立精确的时钟,确保数据采样准确、工作时序顺畅。逻辑控制模块、波特率发生模块、发送模块和接收模块完成工作有:确定数据起始位、数据收发,串并转换、建立握手连接、判断命令、数据校验等功能。

2.2 状态图

利用串口通信在数据交互过程中涉及到了多种工作状态,情况比较多样,而利用程序设计中的有限状态机(FSM)理论[6]进行编程设计,这个问题可以迎刃而解。

有限状态机是由寄存器组和组合逻辑构成的硬件时序电路,有限状态机的状态(即由寄存器组各位的1和0的组合状态所构成的有限个状态)只能在同一时钟跳变沿的情况下才能从一个状态转向另一个状态。

本设计的有限个状态编码使用独热码形式,即寄存器组每一个 bit位代表一种状态(如“0100”,“1000”为四态机中的两种状态),这种状态码的好处是避免了状态混乱。状态机采用Mealy型有限状态机,这种状态机的下一个状态不但取决于各个输入值,还取决于当前所在状态,符合UART的工作原理。

逻辑控制模块、数据接收模块和发送模块的设计都使用到了状态机,其中以逻辑状态机为主状态机,其余两个为从状态机。确定各种工作状态和工作流程后便可构建出状态图,方便直观地进行后续设计。

图3 逻辑控制模块状态图Fig.3 State chart of logic control module

通过状态图可以方便、准确地得到程序设计[7]框图如图4所示。

3 各模块设计

3.1 波特率发生器

图4 程序流程图Fig.4 Flow chart of program

串口通信必须要设定波特率,本设计采用的波特率为9 600 bit/s。产生波特率的时钟频率是越高越好,这样才可产生较高且精确的波特率。设计选用50 M主频率要产生9 600 bit/s波特率,每传送一位数据需要5 208.33个时钟周期。取一个最接近的数是5 208,则波特率为9 600.61,其误差约为0.006%,误码率很低可以确保通信正常。

波特率发生器要解决的另一个关键性问题是确保准确地捕获起始位“0”。即时准确地捕获起始位不仅决定通信是否顺畅开始,而且还影响后续的数据采样过程可靠地进行。方案采取了16分频的波特率发生器,即通过对50 M总时钟源分频,得到一个9 600×16 Hz的时钟进行数据传输,这样每16个时钟信号采样1 bit数据。在Rxd数据接收端口接收到从空闲高电平“1”跳变为起始位低电平“0”信号后,连续8个分频周期确认是否是起始位。若是连续的低电平则捕获起始位,自此之后每16个时钟周期读取1 bit数据。这种方法不仅确保了起始位的准确捕获,而且使数据采样点处于了数据的正中央保证了数据的准确。

3.2 接收器

在波特率发生器捕获起始位并启动后,接收器将开始工作。其主要工作是接收每一位数据,将串行数据移位存入缓冲寄存器,并在接收完一字节数据后将数据存入锁存器完成串并转换,同时发出char_ok信号通知逻辑控制模块一个字节的数据已经接收完毕。

接收器的部分程序如下所示:

//接收器处在接受状态

Rev:

if (num_1<8) begin char[num_1]=Rxd;num_1=num_1+1;end

else begin num_1<=0;char_ok<=1;char_buf<=char;state<=Idle;end

3.3 逻辑处理模块

逻辑处理模块是模拟UART的决策模块。它主要完成PC机与CPLD的握手、数据处理和数据校验、状态分析与给收发模块提供决策。

PC机要向CPLD发数据时,先向串口发送FF,FF表示PC机要与CPLD建立联系。CPLD收到这个信息后,由逻辑模块的talk信号通知发射模块握手情况,发送器通过串口给PC机反馈信息,DD表示CPLD收到了PC机的要求并同意建立联系,CC表示握手不成功PC机可以再次发出请求。握手成功后,PC机要向CPLD发出命令字符,E1表示写,E2表示读。

随后进入数据接收或发送状态,每个数据包接收完毕后逻辑处理模块进入下一状态——数据校验状态。根据上文提到的本设计的数据校验采用和校验,数据校验完后逻辑处理模块会根据校验结果给出信号check,通知发送模块Txd发送反馈信息给PC机。

逻辑控制模块的部分程序如下所示:

……

//握手并作出决策

if(char==8'hff) begin stat<=Comd;tkok<=1;end

……

//E1H、E2H分别代表写和读命令

if(char==8'he1) stat<=Write;

else if(char==8‘he2) stat<=Read;

……

//对数据进行和校验

if(sum==char) chok<=2’b01;

else chok<=2’b10;

在逻辑接收模块中的重点是握手环节,它体现了PC机与CPLD相互对话的关键,后面两者的互相通信都是基于此而建立的。应用上述思路设计的握手环节时序仿真如图5所示。

图5 时序仿真图Fig.5 Diagram of timing simulation

如图所示当char接收寄存器通过Rxd接收到一个字符信息后发出char_ok信号,经逻辑控制模块得知是握手信息FF后,触发握手成功talk信号,并在下一时钟上升沿Txd从空闲状态的高电平“1”变为起始位“0”准备发送反馈信息给PC机。

3.4 发送器

发送器在接收逻辑处理模块给出的命令后发送相应的数据给PC机。发送内容主要包括:数据正确或握手成功信息DD,示意PC机继续下一步操作;数据重发或握手失败CC,示意PC机重新发送数据;以及PC机欲从嵌入式系统中读出的数据。

//判断数据类型

if(check_ok==1||talk_ok==1) tank<=8‘hdd;

else if(check_no==1||talk_no==1) tank<=8‘hcc;

else if(read) tank<=data;

//发送数据

Snd:

if (num_2<8) beginbusy<=1;Txd<=tank[num_2];num_2=num_2+1;end

else begin num_2<=0;busy<=0; sta<=Idl;end

4 实验验证

工程设计的某嵌入式系统要求PC机向CPLD发送数据。CPLD选用ATREL公司的MAX7000系列芯片EPM7128SLC84-15[8]。芯片拥有2 500个可使用门阵列、128个宏单元、8个逻辑阵列块、84个用户I/O接口。CPLD的IO操作电平是TTL电平,通过MAX232电平转换芯片将PC机串口电平转换为TTL电平,就建立起了串口通信的电气基础。PC机上拥有VC++编写的数据下载程序[9-10],波特率为9 600 bit/s,每个数据帧含1位起始位,8位数据位,无校验位,1位停止位。通信数据格式用上文提到的和校验数据格式,以数据包为单位发送,如图6所示。

图6 数据下载Fig.6 Data download

从实验结果可看到PC机每发送一个完整的15 Byte数据包,CPLD回复握手成功和数据校验正确,表明设计可行。

5 结束语

本文从工程设计实际出发,没有选取通用的UART芯片,通过分析异步通信中UART的结构特点,运用CPLD的丰富资源和一些工程技术制作了自定义通信数据包格式的串口通信模块。通过与PC机上数据传输程序联试,实现了信息的传输和人机互动,证明设计方案的正确。如今嵌入式技术应用十分广泛而且市场需求很广阔,PC机与嵌入式系统的通信实现了人机互动使系统功能更加强大。研究对增强嵌入式系统操作性有重要意义。

[1]百度百科.RS-232C协议.[EB/OL][2011-03-13].http://baike.baidu.com/view/542659.htm.

[2]Bob Zeidman.基于FPGA&CPLD的数字IC设计方法 [M].北京:北京航空航天大学出版社,2004.

[3]廖裕评,陆瑞强.CPLD数字电路设计 [M].北京:清华大学出版社,2003.

[4]宋万杰,罗丰,吴顺君.CPLD技术及其应用[M].西安:西安电子科技大学出版社,2001:15-27.

[5]张原.可编程逻辑器件设计及应用 [M].北京:机械工业出版社,2003:35-40.

[6]姚远,李辰.FPGA应用开发入门与典型实例[M].北京:人民邮电出版社,2010:118-125.

[7]袁本荣,刘万春,贾去得.用Verilog HDL进行FPGA设计的一些基本方法[J].微计算机信息,2004,20(6):93-94.YUAN Ben-rong,LIU Wan-chun,JIA Qu-de.FPGA design using Verilog HDL to some of the basic method [J].Computer Information, 2004,20(6):93-94.

[8]alteral Home page.MAX 7000 Programmable Logic Device Family[EB/OL].[2011-03-15].http://www.altera.com.cn/literature/lit-m7k.

[9]刘锐宁,梁水,宋坤.Vsual C++开发技术大全[M].北京:人民邮电出版社,2009:581-598.

[10]周韧研,商斌.Visaul C++串口通信开发入门与编程实践[M].北京:电子工业出版社,2009.

猜你喜欢
波特率状态机PC机
CAN 总线波特率自适应程序设计
基于有限状态机的交会对接飞行任务规划方法
波特率自适应的CAN驱动在嵌入式Linux下的实现①
基于三菱FXPLC的感应淬火机床与PC机的串行通信实现
VC.NET下实现dsPIC单片机与PC机的通信
排除OLT设备登录故障
双口RAM读写正确性自动测试的有限状态机控制器设计方法
VIVID3彩色超声仪结构原理及维修
C*Core芯片SCI串口波特率容限优化
基于反熔丝FPGA的有限状态机加固设计